首頁>計畫成果專區>10Gbps 抗符際干擾的突發式時脈與資料回復電路

計畫名稱:10Gbps 抗符際干擾的突發式時脈與資料回復電路

申請機構:瑞昱半導體股份有限公司

學研機構:國立交通大學

計畫執行期程:100年5月1日至101年4月30日

計畫摘要
該計畫所提出的快速相位鎖定的突發式時脈資料回復電路為其中重要的矽智財IP,此矽智財IP 除可應用在網路相關產品外,預期也可應用在超高速USB 互聯電路Super-Speed USB3.0 IP 為全球的FTTx 用戶數預估,預計在2015 年全球將有超過二億戶的家庭使用4 FTTx技術連線上寬頻網路。光纖網路(光纖到府等FTTx技術) 也將成為重要的次世代家用寬頻連線技術。全球USB產品出貨數預估,其中Super-Speed USB3.0產品預估在今年將有超過5億台產品的出貨,至2014年將有超過10億台產品的出貨,由USB3.0所衍生的相關周邊系統產品的產值更是極為可觀。